ajout td5 additionneur
This commit is contained in:
parent
0008be03c2
commit
e65e37c51b
@ -13,11 +13,8 @@ Le 1/2 additionneur fait l'addition et expose la retenue en sortie, mais ne gèr
|
|||||||
|
|
||||||
> Question 1 : Écrivez les tables de vérité souhaitées pour s et c en fonction de a et b. Une fois écrites, à quelles fonctions logiques connues correspondent ces deux tables ?
|
> Question 1 : Écrivez les tables de vérité souhaitées pour s et c en fonction de a et b. Une fois écrites, à quelles fonctions logiques connues correspondent ces deux tables ?
|
||||||
|
|
||||||
> Réponse : s va être un XOR et c un ET
|
|
||||||
|
|
||||||
> Question 2 : Tracez, avec des portes logiques, le schéma de ce demi-additionneur.
|
> Question 2 : Tracez, avec des portes logiques, le schéma de ce demi-additionneur.
|
||||||
|
|
||||||
> Réponse : ![demi additionneur](https://upload.wikimedia.org/wikipedia/commons/thumb/1/14/Half-adder.svg/286px-Half-adder.svg.png)
|
|
||||||
|
|
||||||
Additionneur 1 bit
|
Additionneur 1 bit
|
||||||
------------------
|
------------------
|
||||||
@ -26,12 +23,8 @@ L'additionneur 1 bit permet de gérer la retenue en entrée. Il a donc 3 entrée
|
|||||||
|
|
||||||
> Question 3 : Écrivez les tables de vérité souhaitées pour s et c<sub>out</sub> en fonction de a, b et c<sub>in</sub>. Une fois écrites, à quelles fonctions logiques connues correspondent ces tables ?
|
> Question 3 : Écrivez les tables de vérité souhaitées pour s et c<sub>out</sub> en fonction de a, b et c<sub>in</sub>. Une fois écrites, à quelles fonctions logiques connues correspondent ces tables ?
|
||||||
|
|
||||||
> Réponse : s = (a XOR b) xor c<sub>in</sub>, c<sub>out</sub> = (a ET b) OU ((a XOR b) ET c<sub>in</sub>)
|
|
||||||
|
|
||||||
> Question 4 : Tracez, avec des portes logiques, le schéma de cet additionneur. Indice : Pour un additionneur, il faut 2 demi-additionneurs en cascade + un OU pour gérer la retenue.
|
> Question 4 : Tracez, avec des portes logiques, le schéma de cet additionneur. Indice : Pour un additionneur, il faut 2 demi-additionneurs en cascade + un OU pour gérer la retenue.
|
||||||
|
|
||||||
> Réponse : ![additionneur](https://upload.wikimedia.org/wikipedia/commons/thumb/a/a9/Full-adder.svg/286px-Full-adder.svg.png)
|
|
||||||
|
|
||||||
|
|
||||||
Additionneur 2 bits
|
Additionneur 2 bits
|
||||||
-------------------
|
-------------------
|
||||||
@ -40,7 +33,6 @@ L'additionneur 2 bits permet d'additionner 2 nombres sur 2 bits, sans retenue en
|
|||||||
|
|
||||||
> Question 5 : Tracez, avec des portes logiques, le schéma de cet additionneur 2 bits.
|
> Question 5 : Tracez, avec des portes logiques, le schéma de cet additionneur 2 bits.
|
||||||
|
|
||||||
> Réponse : impro ;)
|
|
||||||
|
|
||||||
Bascules
|
Bascules
|
||||||
========
|
========
|
||||||
@ -50,5 +42,3 @@ La bascule est un élément permettant de conserver un état transitoire, par ex
|
|||||||
> Question 6 : Avec des couleurs, représentez sur les schémas en portes logiques les différentes combinaisons d'entrées et les états intermédiaires associés. Par exemple, si la couleur verte correspond aux entrées S=0 et R=1, écrivez en vert sur chaque fil la valeur présente 0 ou 1.
|
> Question 6 : Avec des couleurs, représentez sur les schémas en portes logiques les différentes combinaisons d'entrées et les états intermédiaires associés. Par exemple, si la couleur verte correspond aux entrées S=0 et R=1, écrivez en vert sur chaque fil la valeur présente 0 ou 1.
|
||||||
|
|
||||||
> Question 7 (bonus) : Faîtes de même pour d'autres bascules (verrou D, bascule D, ...)
|
> Question 7 (bonus) : Faîtes de même pour d'autres bascules (verrou D, bascule D, ...)
|
||||||
|
|
||||||
> Note autre page : https://wdi.centralesupelec.fr/architecture/Info/Combi, https://fr.wikipedia.org/wiki/Additionneur
|
|
||||||
|
Loading…
Reference in New Issue
Block a user